Synplicity日前宣布,由于设计人员往往透过不同EDA供货商的工具进行流程设计,因此在使用加密的IP时面临不少挑战;该公司已经发展出一个非专属的免费IP加密流程,提供EDA、IP厂商与使用者运用,扩大产业互通性,化解以上问题。
Synplicity表示,曾有EDA厂商尝试提出专属加密技术,却无法满足使用者需求,原因在于设计人员设计流程时,通常会使用超过一家以上EDA供货商的工具。该公司推出的非专属IP加密方法,适用FPGA与ASIC的设计流程,可以大幅简化IP的整合。另外,IP开发商也可藉此设计出单一版本的加密数据,使用在不同EDA供货商的工具上。
Synplicity提出的方法是利用开放、测试严密、政府许可的加密方式,并整合Cadence Design Systems为下一版IEEE 1364-2005提出的内嵌加密机制,提供IP设计公司在设计过程中选择加密程度,并包括IC完成前全程加密的选项。
这个通用密码系统方法结合对称加密法(symmetric encryption,或称“对称密码算法”symmetric cipher,如DES、3DES与AES)与非对称加密法(asymmetric encryption,又称“公共秘钥加密法”public key encryption,如RSA)。
Synplicity指出,标准的IP加密方法可让使用者把加密的IP应用到各式各样的设计流程中。IP开发商独有的构想既受到严密保护,又有广泛的接受度,可谓一举二得。再者,EDA供货商提供的工具涵盖越来越多样化的IP,无须处理成千上百个防护机制。此外,对于经常提供IP的半导体业者,藉由IP的广泛应用将可缩短设计时间。
Synplicity表示,目前已有许多EDA供货商与IP供货商对此开放的IP加密方法感兴趣,包括IP设计商CAST与PLDA;该公司并将在七月底于美国旧金山举行的2006年设计全球设计自动化年会(DAC)中,邀请来自ARM、Cadence Design Systems、Lattice Semiconductor、Synplicity、VSIA与Xilinx等公司的代表共同讨论此一新方法。